當(dāng)前位置:首頁 > 科技文檔 > 無線電電子學(xué) > 正文

面向FPGA-TDL-TDC的延遲時間逐位校準(zhǔn)網(wǎng)絡(luò)

電子測量與儀器學(xué)報 頁數(shù): 8 2024-07-25
摘要: 時間數(shù)字轉(zhuǎn)換器(TDC)是一種將信號脈沖之間時間間隔的連續(xù)模擬量轉(zhuǎn)換為離散數(shù)字量的設(shè)備?;诂F(xiàn)場可編程邏輯門陣列(FPGA)內(nèi)部進(jìn)位鏈資源實現(xiàn)抽頭延遲鏈-時間數(shù)字轉(zhuǎn)換器(TDL-TDC)的方法被廣泛應(yīng)用,但TDL-TDC中每個延遲單元的延遲時間數(shù)值受運行溫度變化的影響較大,目前使用碼密度測試、線性補償或高階泰勒函數(shù)擬合等的TDC校準(zhǔn)方法不能很好地擬合復(fù)雜溫度變化情況下長延遲鏈中... (共8頁)

開通會員,享受整站包年服務(wù)