當前位置:首頁 > 百科知識 > 半導體照明 > 正文

COB 又名:chipOnboard

COB:被邦定在印制板上,由于IC供應商在LCD控制及相關芯片的生產(chǎn)上正在減小QFP(SMT的一種)封裝的產(chǎn)量。因此,在今后的產(chǎn)品中傳統(tǒng)的SMT方式逐步被代替。

板上芯片封裝

 板上芯片(Chip On Board, COB)工藝過程首先是在基底表面用導熱環(huán)氧樹脂(一般用摻銀顆粒的環(huán)氧樹脂)覆蓋硅片安放點,然后將硅片直接安放在基底表面,熱處理至硅片牢固地固定在基底為止,隨后再用絲焊的方法在硅片和基底之間直接建立電氣連接。裸芯片技術主要有兩種形式:一種是COB技術,另一種是倒裝片技術(Flip Chip)。板上芯片封裝(COB),半導體芯片交接貼裝在印刷線路板上,芯片與基板的電氣連接用引線縫合方法實現(xiàn),芯片與基板的電氣連接用引線縫合方法實現(xiàn),并用樹脂覆蓋以確??煽啃浴km然COB是最簡單的裸芯片貼裝技術,但它的封裝密度遠不如TAB和倒片焊技術。

主要焊接方法

  1:熱壓焊

  利用加熱和加壓力使金屬絲與焊區(qū)壓焊在一起。其原理是通過加熱和加壓力,使焊區(qū)(如AI)發(fā)生塑性形變同時破壞壓焊界面上的氧化層,從而使原子間產(chǎn)生吸引力達到“鍵合”的目的,此外,兩金屬界面不平整加熱加壓時可使上下的金屬相互鑲嵌。此技術一般用為玻璃板上芯片COG。

  2:超聲焊

  超聲焊是利用超聲波發(fā)生器產(chǎn)生的能量,通過換能器在超高頻的磁場感應下,迅速伸縮產(chǎn)生彈性振動,使劈刀相應振動,同時在劈刀上施加一定的壓力,于是劈刀在這兩種力的共同作用下,帶動AI絲在被焊區(qū)的金屬化層如(AI膜)表面迅速摩擦,使AI絲和AI膜表面產(chǎn)生塑性變形,這種形變也破壞了AI層界面的氧化層,使兩個純凈的金屬表面緊密接觸達到原子間的結(jié)合,從而形成焊接。主要焊接材料為鋁線焊頭,一般為楔形。

  3:金絲焊

  球焊在引線鍵合中是最具代表性的焊接技術,因為現(xiàn)在的半導體封裝二、三極管封裝都采用AU線球焊。而且它操作方便、靈活、焊點牢固(直徑為25UM的AU絲的焊接強度一般為0.07~0.09N/點),又無方向性,焊接速度可高達15點/秒以上。金絲焊也叫熱(壓)(超)聲焊主要鍵合材料為金(AU)線焊頭為球形故為球焊。

 

COB封裝流程

 第一步:擴晶。采用擴張機將廠商提供的整張LED晶片薄膜均勻擴張,使附著在薄膜表面緊密排列的LED晶粒拉開,便于刺晶。

  第二步:背膠。將擴好晶的擴晶環(huán)放在已刮好銀漿層的背膠機面上,背上銀漿。點銀漿。適用于散裝LED芯片。采用點膠機將適量的銀漿點在PCB印刷線路板上。

  第三步:將備好銀漿的擴晶環(huán)放入刺晶架中,由操作員在顯微鏡下將LED晶片用刺晶筆刺在PCB印刷線路板上。

  第四步:將刺好晶的PCB印刷線路板放入熱循環(huán)烘箱中恒溫靜置一段時間,待銀漿固化后取出(不可久置,不然LED芯片鍍層會烤黃,即氧化,給邦定造成困難)。如果有LED芯片邦定,則需要以上幾個步驟;如果只有IC芯片邦定則取消以上步驟。

  第五步:粘芯片。用點膠機在PCB印刷線路板的IC位置上適量的紅膠(或黑膠),再用防靜電設備(真空吸筆或子)將IC裸片正確放在紅膠或黑膠上。

  第六步:烘干。將粘好裸片放入熱循環(huán)烘箱中放在大平面加熱板上恒溫靜置一段時間,也可以自然固化(時間較長)。

  第七步:邦定(打線)。采用鋁絲焊線機將晶片(LED晶?;騃C芯片)與PCB板上對應的焊盤鋁絲進行橋接,即COB的內(nèi)引線焊接。

  第八步:前測。使用專用檢測工具(按不同用途的COB有不同的設備,簡單的就是高精密度穩(wěn)壓電源)檢測COB板,將不合格的板子重新返修。

  第九步:點膠。采用點膠機將調(diào)配好的AB膠適量地點到邦定好的LED晶粒上,IC則用黑膠封裝,然后根據(jù)客戶要求進行外觀封裝。

  第十步:固化。將封好膠的PCB印刷線路板放入熱循環(huán)烘箱中恒溫靜置,根據(jù)要求可設定不同的烘干時間。

  第十一步:后測。將封裝好的PCB印刷線路板再用專用的檢測工具進行電氣性能測試,區(qū)分好壞優(yōu)劣。

  與其它封裝技術相比,COB技術價格低廉(僅為同芯片的1/3左右)、節(jié)約空間、工藝成熟。但任何新技術在剛出現(xiàn)時都不可能十全十美,COB技術也存在著需要另配焊接機及封裝機、有時速度跟不上以及PCB貼片對環(huán)境要求更為嚴格和無法維修等缺點。

  某些板上芯片(CoB)的布局可以改善IC信號性能,因為它們?nèi)サ袅舜蟛糠只蛉糠庋b,也就是去掉了大部分或全部寄生器件。然而,伴隨著這些技術,可能存在一些性能問題。在所有這些設計中,由于有引線框架片或BGA標志,襯底可能不會很好地連接到VCC或地??赡艽嬖诘膯栴}包括熱膨脹系數(shù)(CTE)問題以及不良的襯底連接。

COB工藝流程及基本要求

  清潔PCB---滴粘接膠---芯片粘貼---測試---封黑膠加熱固化---測試---入庫

  1. 清潔PCB

  清洗后的PCB板仍有油污或氧化層等不潔部分用皮擦試幫定位或測試針位對擦拭的PCB板要用毛刷刷干凈或用氣槍吹凈方可流入下一工序。對于防靜電嚴的產(chǎn)品要用離子吹塵機。清潔的目的的為了把PCB板邦線焊盤上的灰塵和油污等清除干凈以提高邦定的品質(zhì)。

  2. 滴粘接膠

  滴粘接膠的目的是為了防止產(chǎn)品在傳遞和邦線過程中DIE脫落

  在COB工序中通常采用針式轉(zhuǎn)移和壓力注射法

  針式轉(zhuǎn)移法:用針從容器里取一小滴粘劑點涂在PCB上,這是一種非常迅速的點膠方法

  壓力注射法:將膠裝入注射器內(nèi),施加一定的氣壓將膠擠出來,膠點的大小由注射器噴口口徑的大小及加壓時間和壓力大小決定與與粘度有關。此工藝一般用在滴粘機或DIE BOND自動設備上

  膠滴的尺寸與高度取決于芯片(DIE)的類型,尺寸,與PAD位的距離,重量而定。尺寸和重量大的芯片膠滴量大一些,也不宜過大以保證足夠的粘度為準,同時粘接膠不能污染邦線焊盤。如要一定說是有什么標準的話,那也只能按不同的產(chǎn)品來定。硬把什么不能超過芯片的1/3高度不能露膠多少作為標準的話,實沒有這個必要。

  3. 芯片粘貼

  芯片粘貼也叫DIE BOND(固晶)粘DIE邦DIE 邦IC等各公司叫法不一。在芯片粘貼中,要求真空吸筆(吸咀)材質(zhì)硬度要?。ㄒ残┕静捎妹藓炚迟N)。吸咀直徑視芯片大小而定,咀尖必須平整以免刮傷DIE表面。在粘貼時須檢查DIE與PCB型號,粘貼方向是否正確,DIE巾到PCB必須做到“平穩(wěn)正”“平”就是指DIE與PCB平行貼緊無虛位“穩(wěn)”是批DIE與PCB在整個流程中不易脫落“正”是指DIE與PCB預留位正貼,不可偏扭。一定要注意芯片(DIE)方向不得有貼反向之現(xiàn)象。

  4. 邦線(引線鍵合)

  邦線(引線鍵合)Wire Bond 邦定 連線叫法不一這里以邦定為例

  邦定依BONDING圖所定位置把各邦線的兩個焊點連接起來,使其達到電氣與機械連接。邦定的PCB做邦定拉力測試時要求其拉力符合公司所訂標準(參考1.0線大于或等于3.5G 1.25線大于或等于4.5G)鋁線焊點形狀為橢圓形,金線焊點形狀為球形。

  邦定熔點的標準

  鋁線:

  線尾大于或等于0.3倍線徑小于或等于1.5倍線徑

  焊點的長度 大于或等于1.5倍線徑 小于或等于5.0倍線徑

  焊點的寬度 大于或等于1.2倍線徑 小于或等于3.0倍線徑

  線弧的高度等于圓劃的拋物線高度(不宜太高不宜太低具體依產(chǎn)品而定)

  金線:

  焊球一般在線徑的2.6—2.7倍左右

  在邦線過程中應輕拿輕放,對點要準確,操任人員應用顯微鏡觀察邦線過程,看有無斷線,卷線,偏位,冷熱焊,起鋁等到不良現(xiàn)象,如有則立即通知管理工或技術人員。在正式生產(chǎn)之前一定得有專人首檢,檢查其有無邦錯,少邦,漏邦拉力等現(xiàn)象。每隔2個小時應有專人核查其正確性。

  5. 封膠

  封膠主要是對測試OK之PCB板進行點黑膠。在點膠時要注意黑膠應完全蓋住PCB太陽圈及邦定芯片 鋁線,不可有露絲現(xiàn)象,黑膠也不可封出太陽圈以外及別的地方有黑膠,如有漏膠應用布條即時擦拭掉。在整個滴膠過程中針咀或毛簽都不可碰到DIE及邦定好的線。烘干后的黑膠表面不得有氣孔,及黑膠未固化現(xiàn)象。黑膠高度不超過1.8MM為宜,特別要求的應小于1.5MM點膠時預熱板溫度及烘干溫度都應嚴格控制。(振其BE-08黑膠FR4PCB板為例:預熱溫度120±15度時間為1.5—3.0分鐘 烘干溫度為140±15度時間為40—60分鐘)封膠方法通常也采用針式轉(zhuǎn)移法和壓力注射法。有些公司也用滴膠機,但其成本較高效率低下。通常都采用棉簽和針筒滴膠,但對操作人員要有熟練的操作能力及嚴格的工藝要求。如果碰壞芯片再返修就會非常困難。所以此工序管理人員和工程人員必須嚴格管控。

  6. 測試

  因在邦定過程中會有一些如斷線,卷線,假焊等不良現(xiàn)象而導致芯片故障,所以芯片級封裝都要進行性能檢測

  根據(jù)檢測方式可分非接觸式檢測(檢查)和接觸式檢測(測試)兩大類,非接觸式檢測己從人工目測發(fā)展到自動光學圖象分析(AOI)X射分析,從外觀電路圖形檢查發(fā)展到內(nèi)層焊點質(zhì)量檢查,并從單獨的檢查向質(zhì)量監(jiān)控和缺陷修補相結(jié)合的方向發(fā)展。

  雖然邦定機裝有自動焊線質(zhì)量檢測功能(BQM)因邦定機自動焊線質(zhì)量檢測主要采用設計規(guī)則檢測(DRC)和圖形識別兩種方法。DRC是按照一些給定的規(guī)則如熔點小于線徑的多少或大于多少一些設定標準來檢查焊線質(zhì)量。圖形識別法是將儲存的數(shù)字化圖象與實際工作進行比較。但這都受工藝控制,工藝規(guī)程,參數(shù)更改等方面影響。具體采用哪一種方法應根據(jù)各單位生產(chǎn)線具體條件,以及產(chǎn)品而定。但無論具備什么條件,目視檢驗是基本檢測方法,是COB工藝人員和檢測人員必須掌握的內(nèi)容之一。兩者之間應該互補,不能相互替代.

1.混合集成技術

  當今電子產(chǎn)品的趨勢,在一個小型組件或整機內(nèi),不斷集成越來越多的器件和功能?;旌霞杉夹g成為增加包含有源與無源器件封裝密度的關鍵技術之一。

  在混合集成各個制造步序,器件與電路間的互連,某些無源器件如電阻器等,直接在基板上采用厚膜或薄膜工藝淀積制成。混合集成電路基板布局布線的設計有許多重要的參數(shù);導線寬度,導線與鍵合盤最近連接的布線,鍵合強度,鍵合引線弧環(huán)的高度,熱耗散等都必須加以考慮。

  厚膜集成電路工藝,器件與電路間的互連,導線與電阻都是在基板上,采用各種功能漿料印刷燒結(jié)而成。薄膜集成電路工藝,互連與導線采用電鍍或其他PVD方法淀積在陶瓷基板上,光刻制作所需導電圖形,電阻與其他無源器件可印刷或焊接工藝裝連。當基板上的無源表貼器件全部裝連完成后,芯片粘貼設備將電路芯片粘貼到基板的給定位置,接下使用鍵合設備進行金絲或鋁絲的鍵合,實現(xiàn)芯片與基板電路間的電氣連接,最后封裝。

  混合集成技術能在一個非常小的基板面積上集成大量電路芯片和小型無源器件。如果采用標準SMT表面貼裝工藝,勢必要占用比混合集成技術高達20倍的面積。

  混合集成電路制造過程需要對半導體晶圓制造工藝,以及芯片組裝和鍵合工藝的全面掌握。一些小公司不具備這些條件,而且小批量制作混合電路組件,其成本相對是昂貴的。然而混合集成電路的應用涉及醫(yī)療,航天航空,軍用,汽車與通訊領域,在這些領域中,混合集成電路技術是不可缺少的。

  2.COB芯片直接板上組裝技術

  許多年來,業(yè)界致力于開發(fā)混合集成電路技術的優(yōu)勢,但在制造成本沒獲突破。因此至今印制板組裝工藝在復雜電路裝聯(lián)仍不失為最好的選擇。只需對某些方面進行改進、裸芯片板上直接裝連鍵合工藝無疑是容易,可靠的。

  COB芯片直接板上組裝技術首先用于數(shù)字鐘,手表。每塊印制、電路板裝有一塊芯片,現(xiàn)已廣泛應用于數(shù)碼相機,計算器,電話卡與各種智能卡。COB在復雜的電路組件如裝有5,000個LED與IC驅(qū)動組合的的打印機模塊,先進數(shù)據(jù)處理電路32bitHP9000計算機母板安裝22個IC與一塊modem電路等產(chǎn)品擴大了應用。

  今天在單塊印制板組裝超過100個芯片的多芯片工藝也得到成功,日本的娛樂設備及乎所有電子組件都已采用COB技術,在某些應用領域COB大有取代SMT之勢。

  成本分析表明DIP封裝成本經(jīng)常高出其內(nèi)含的芯片三倍之多。采用COB技術,省去了封裝成本可顯著降低,著在大批量生產(chǎn)尤為突出。

  COB技術在歐州起步晚,應用領域也正在不斷擴大,至今仍然無法與得以廣泛應用的日本和美國相比,尤其在高組裝密度與薄型封裝的應用方面。

  3.COB組裝工藝

  芯片板上直接組裝模塊與混合集成電路的制造工藝是非常類似的。其主要的差別是兩者使用的基本材料與封裝形式,COB使用的基板是有機印制電路板,而后者是陶瓷基板。COB的裸芯片被高分子有機樹脂包封或球形塑封,混合集成電路最后使用金屬外殼封裝。與標準SMT組裝工藝比較,COB與混合集成組裝制過程的工藝步序較少。

  印制板或PCB是由許多不同材料制成,如酚醛樹脂,聚氨基甲酸樹脂,聚酰胺樹脂,有機硅,氟塑料等等,氟塑料(聚四氟乙?。┰诟邷丨h(huán)境下,具有高電阻的特性,聚氨基甲酸樹脂能適應特別大的溫度變化,如汽車電子,在非常高的溫度條件,要求極小的熱膨脹系數(shù),此時氟塑料是最能勝任的。

  通常,COB印制板使用的導線材料為銅基導線,鍵合盤需要進行表面處理,在銅基材上鍍復2-4μm鎳,接下再鍍復0.1-0.2μm金(CuNiAu)

  使用含銀環(huán)氧導電膠將芯片粘接到印制板安裝位置,在250℃固化。功率器件的散熱問題是通過芯片背面與粘接的印制板的銅層形成熱路,最后組裝時,冷卻板固定安裝在散熱指或封裝體上。

  芯片與印制板間的電路連接使用鋁絲或金絲。鋁絲鍵合的最大優(yōu)點是鍵合可在室溫進行。在產(chǎn)品承受高溫或大的溫度變化時,鋁絲超聲鍵合顯示很高的可靠性。金絲要達到鍵合可靠性需要在120℃以上的鍵合溫度。印制板使用的許多材料在較高溫度會變軟、甚至鍵合盤會被從印制板基材拉出脫離。當使用金絲與芯片上的鋁層鍵合盤進行鍵合時,如果要求最終產(chǎn)品需要承受較高的工作溫度,鍵合盤會存在損壞的危險。這種損壞的機理是由于Kirkendall孔隙造成鍵合盤被拉離。選擇鋁絲或金絲主要取決產(chǎn)品應用要求及工作的環(huán)境溫度。

  完成引線鍵合后,芯片可使用多種工藝進行包封保護,有機硅可在室溫條件下固化,也有使用環(huán)氧或其他材料的黑膠。芯片也可使用塑料或金屬殼進行封蓋,最后COB單元被裝入封裝腔體內(nèi),使用焊接或鍵合工藝實現(xiàn)電路連接。

  4.鋁絲超聲鍵合工藝

  產(chǎn)品需要高的鍵合質(zhì)量時,通常使用鋁絲超聲鍵合工藝,其鍵合速度與金絲球焊工藝相比要慢得多,采用鋁絲鍵合工藝的最終產(chǎn)品因為材料表面處理的成本不貴,所以最終產(chǎn)品也是價低的。

  鋁絲超聲鍵合實際是一種磨檫焊接工藝,兩種純金屬在予設置的壓力下,由超聲換能器產(chǎn)生的超聲振動相互加壓磨檫,直到完成磨檫鍵合。

  超聲振動的幅度在1-2μm。

  焊接過程可分為三部分,首先是清洗表面,其二,清除氧化層,第三是兩純金屬相互連接。這兩個金屬面相互受壓,其間的距離小于一個原子,得到的焊接是高質(zhì)量高可靠的。

  芯片金屬化層通常使用純鋁或鋁合金,厚度在0.8-2μm,特別適用與鋁絲超聲鍵合工藝。印制板鍵合盤是銅鎳金復合金屬層(Cu/Ni2-4μm/Au0.1-0.2μm)金層表面在加工過程中保護受雜質(zhì)和化學物質(zhì)的污染。在清洗表面時金層被去除,但這不影響鍵合過程,磨檫焊接在鋁絲與鎳層間發(fā)生。經(jīng)測試評估得在穩(wěn)定性,可靠性,導電性,特別的高使用溫度等鋁與鎳鍵合是最好的。

  在印制板布局布線設計,有許多參數(shù)如鍵合盤尺寸,間距必須考慮。為避免在鍵合時產(chǎn)生一些問題,必須保證印制板具有高的平整度,不能變形。

  鋁絲鍵合是室溫超聲焊接工藝,在焊接過程中應防止鍵合范圍的印制板移動或振動,因此在鍵合時,印制板必須采用真空負壓夾持固定。在鍵合盤鄰近區(qū)域的銅導線的粘合力也是基本因素,即使存在1μm的振動也會對鍵合產(chǎn)生不利影響。

  印制板表面的均勻性是另一個因素,如鎳層的厚度變化或降低到0.5μm以下,則鍵合質(zhì)量不穩(wěn)定,鍵合力可能減少到另。在鍵合區(qū)內(nèi)的銅層的粗糙度應受控制小于2μm。這是由超聲振動能補償?shù)淖畲笃睢?/p>

  5. 金絲球焊工藝

  與鋁絲超聲鍵合不同,金絲球焊不能在室溫條件下進行,其至少在120℃才可得到合格的焊接質(zhì)量。金絲球焊與鋁絲鍵合一樣,在焊接過程,為避免表面溫度的變化及超聲功率損失,印制板必須保持平整。

  鍵合盤表面金屬化處理,鎳層厚1μm,金層1.5-2μm(CuNiAu)。印制板因使用貴金屬加工成本高于鋁絲鍵合印制板,金絲球焊的速度比鋁絲鍵合快三倍。由于鋁絲是低溫焊接工藝,需要更大的超聲功率與精密的鍵合工作臺夾持固定印制板,于是影響整個產(chǎn)能。超聲鍵合使用劈刀及金絲球焊的毛細管,工具類型也影響加工的速度。

  6.COB與封裝工藝

  封裝除了將芯片與外界隔離保護作用外,還有電路的連接。

  標準的封裝形式有限,且引腳的數(shù)量也是標準的。這就意味著如需要額外的電氣連接,則必須選用較大的封裝,這樣勢必會增加封裝的尺寸與成本。

  超過100個引腳的芯片一般需要價高的封裝,有時封裝的幾何尺寸給鍵合帶來許多難度,造成對芯片的損壞。專用集成電路ASIC通常是小批量生產(chǎn),增加了選擇相應的封裝的困難。但最大困難是如何滿足要求盡可能高引腳數(shù)專用封裝的用戶。

  使用現(xiàn)在的技術在非常短時間需要設計的印制板實現(xiàn)大量的互連,今天COB技術能為其提供滿意的方案。

  在非常少生產(chǎn)量或低的加工成本,大量的芯片連接與互連可以正確得到解決。引線鍵合完成后,電路芯片與所有的鍵合引線采用上述的工藝進行包封。對于需要知識產(chǎn)權(quán)保護的小批量ASIC組件,不能容易被復制,這種封裝提供了優(yōu)點。而且無源器件與其他芯片也可集成在同一個封裝內(nèi)。

  COB封裝方法的優(yōu)點首先是封裝體積小型化,而標準封裝尺寸往往是芯片的10倍。其二,高引腳數(shù)ASIC的標準封裝的成本經(jīng)常比芯片自身大得多。

  7.COB引線鍵合設備

  從經(jīng)驗得到使用COB技術加工90%的產(chǎn)品需要100×100mm印制板,每塊印制板芯片少于100,所以用于COB的鍵合設備必需滿足下面的最低要求;

  加工的印制板最小尺寸100×100mm。

  圖形識別,需存貯多于200個參考圖形。

  多芯片高度,可編程聚焦。

  對不同反差的芯片加工,大于4個可編程光源。

  精細落地模式,適用不平整表面。

  檢測引線損耗的引線控制裝置。

  大的Z軸行程,適應大尺寸電容器的加工。

  辟刀鍵合時,具有60度彎曲的能力。

  真空夾持印制板。

  鍵合工具應有足夠的空間,滿足深腔體封裝的鍵合要求。

  柔行傳動系統(tǒng),裝載25-15-mm長度印制板

  8.COB芯片粘接設備

  COB芯片粘接設備的主要功能如下;

  加工的印制板最小尺寸100×100mm。

  膠點或邊沿識別功能,圖形識別,需存貯多于100個參考圖形。

  多芯片高度,可編程聚焦。

  適合晶圓,華夫盤或Gel包裝芯片送料裝置。

  能滿足至少4種不同尺寸芯片的可編程點膠裝置。

  在程序控制下,可選擇或更換需要采用印刷或點膠方法的能力。

  鍵合工具應有足夠的空間,滿足深腔體封裝的鍵合要求。

  柔行傳動系統(tǒng),裝載25-15-mm長度印制板

  9.結(jié) 論

  文章所述COB印制板的工藝參數(shù)在設計時,必須加以考慮。掌握這些基本要求,各種可變因素在控制條件下,COB具有在裝載,封裝,組裝密度,可靠性等優(yōu)點,且與標準SMT工藝相比,可減少產(chǎn)品的制造成本。

光效COB封裝產(chǎn)品

隨著LED封裝技術的不斷創(chuàng)新以及國內(nèi)外節(jié)能減排政策的執(zhí)行,LED光源應用在照明領域的比例日益增大,新的封裝形式不斷推出。源磊高級工程師歐陽明華表示:“LED在散熱、光效、可靠性、性價比方面的表現(xiàn)依然是關注點,如果這些得不到突破,或者未來有LED以外新的產(chǎn)品能夠取得突破,那么照明領域選擇的可能不會是LED。”COB(Chip on Board)正是在這種背景下業(yè)界推出的LED封裝產(chǎn)品,相比傳統(tǒng)分立式LED封裝產(chǎn)品,具備更好的一次散熱能力,高密度的光通量輸出。本文除了闡述COB的一些特點外,重點從基本原理上探討如何提高COB的光效,尋求滿足照明核心價值點的方法。

  COB具備良好散熱能力

  在設計LED封裝結(jié)構(gòu)時,應盡可能降低芯片結(jié)溫。COB封裝芯片的散熱途徑最短,主要可以將工作中芯片的熱量快速傳遞至金屬基板,進而傳給散熱片,因此COB比傳統(tǒng)分立式元件組裝具備更好的散熱能力。當前COB金屬基板的材質(zhì)選擇有銅、鋁、氧化鋁、氮化鋁等,在綜合成本、散熱能力、防腐蝕等方面上,主要選擇鋁作為金屬基板來制作COB,下圖為源磊COB產(chǎn)品結(jié)構(gòu)圖。

  COB可實現(xiàn)高密度光通量輸出

  我們在模組化設計使用LED時通常給光源的空間不多,同時又希望在很小的尺寸里有足夠高的亮度輸出,而在分立元件LED上幾乎找不到這一方案,當然有些可能會選擇3535陶瓷或其他尺寸小光通量相對高的產(chǎn)品,但都無法與COB或MCOB的高密度光通量輸出媲美。于是COB在產(chǎn)品模組化的優(yōu)勢就體現(xiàn)了出來:幫助了模組化設計又保持了較高的光通量。

  COB的驅(qū)動設計非常靈活,應用端可以結(jié)合現(xiàn)有的驅(qū)動條件選擇COB,滿足低壓到高壓多種方案


內(nèi)容來自百科網(wǎng)